ABOUT ME

-

Today
-
Yesterday
-
Total
-
  • Lecture 7 (XOR, XNOR, SPP)
    디지털 회로개론 2021. 10. 11. 22:27
    728x90

    Exclusive-OR Gate (XOR)

    두개의 인풋이 들어왔을때, 두개의 인풋이 서로 다를 경우 아웃풋이 1이 됩니다.

    수 많은 인풋이 들어오면 인풋중 1의 개수가 홀수이면 아웃풋은 1이 됩니다.

    논리식으로는 X = A(~B) + (~A)B 입니다.


    Exclusive-NOR Gate (XNOR)

    직관적으로 NOT-XOR Gate 입니다.

    따라서 XOR Gate의 결과와 완전히 반대입니다.

    두개의 인풋이 들어왔을때, 두개의 인풋이 서로 다를 경우 아웃풋이 0이 됩니다.

    수 많은 인풋이 들어오면 인풋중 1의 개수가 홀수이면 아웃풋은 0입니다.

    논리식으로는 X = AB + ~A~B 입니다.

    Programmable Logic

    PLD : Programmable Logic Device

    배열 AND와 OR로 구성되어있습니다.

    SPLD, CPLD 

    ex)

    Propagation Delay Time(전파 지연 시간)

    인풋이 들어가서 아웃풋이 나오는 시간입니다.

    전파지연시간은 tp로 표현합니다.

    tphl : 아웃풋이 HIGH(1) Level 에서 부터 Low(0) Level로 변화하는 시간입니다.

    tplh : 아웃풋이 LOW(0) Level 에서 부터 HIGH(1) Level로 변화하는 시간입니다.

    ex)

     

    DC Supply Voltage (VCC)

    DC : CMOS logic을 위해 공급한다. (허용범위 넓음)

    5V (2 - 6V)

    3.3V (2 - 3.6V)

     

    DC : Bipolar logic을 위해 공급한다. (허용범위 좁음)

    5V (4.5 - 5.5V)

     

    Power Dissipation (PD)(전력 소모)

    VCC 와 the supply current 평균의 곱입니다.

    the supply current에서 LOW 아웃풋이 ICCL 이라고 하면 HIGH 아웃풋이 ICCH라고 합니다.

    단위는 (n)입니다.

    VIL : LOW Level 인풋 voltage

    VIH : HIGH Level 인풋 voltage

    VOL : LOW Level 아웃풋 voltage

    VOH : HIGH Level 아웃풋 voltage

    Speed-Power product (SPP)

    말 그대로 속도를 나타내줍니다.

    다양한 Logic Gate의 속도를 비교할때 용이합니다.

    SPP는 tp(전파지연시간) 과 PD(전력)의 곱으로 나타낼 수 있습니다.

    단위는 (J)줄 입니다.

    ex)

     

Designed by Tistory.